Stefano D'AMICO

Stefano D'AMICO

Professore II Fascia (Associato)

Settore Scientifico Disciplinare ING-INF/01: ELETTRONICA.

stefano.damico@unisalento.it

Dipartimento di Ingegneria dell'Innovazione

Centro Ecotekne Pal. O - S.P. 6, Lecce - Monteroni - LECCE (LE)

Ufficio, Piano terra

Associate Professor in the field of the Electronics. Responsible of the Electronics laboratory at the Dipartimento di Ingegneria dell'Innovazione.

Area di competenza:

Prof. Stefano D’Amico’s research activity includes the design and characterization of analog integrated circuits with particular attention to the base-band circuits for telecommunications and sensors interfaces. Prof. Stefano D'Amico research is performed in the framework of collaborations with leading industry partners (INTEL, Infineon Technologies, ST Microelectronics, TDK), and research institutes (IMEC, CERN). The publications production consists of more than 140 papers in journals and proceedings of international conferences, 4 industrial patents, 8 books chapters.

Orario di ricevimento

upon appointment to be agreed by email

Recapiti aggiuntivi

Email: stefano.damico@unisalento.it Phone: +39 0832 297 213 Office: Dipartimento di Ingegneria dell'Innovazione - Campus Ecoteckne - "La Stecca" building, via per Arnesano 73100 Lecce

Visualizza QR Code Scarica la Visit Card

Curriculum Vitae

Stefano D’Amico was born in Lecce, Italy, in 1976. He received the Laurea degree in Electronic Engineering from the Politecnico di Bari, Bari, Italy, in 2001. He received the Ph.D. degree in Microelectronics from Istituto Superiore Universitario per la Formazione Interdisciplinare, (ISUFI), Lecce, Italy. From 2007 he served the Università del Salento (Lecce, Italy), Dipartimento di Ingegneria dell’Innovazione as Assistant Professor in Electronics. Since 2015 he serves the same University as Associate Professor. His research interests focus on the design and testing of analog filters, data converters, sensor interfaces, and circuits for power management.Since 2002 he has authored or co-authored more than 140 papers in international journals or conferences proceedings, 7 book chapters and 4 international patents. He joined the Technical Program Committee of different international conferences: ESSCIRC (since 2016), IEEE ICICDT (since 2012) and IEEE PRIME (since 2012). He is Local arrangement Chair of the ICICDT 2018.In 2015 he co-founded Thetis Microelectronics srls, a start-up company operating in the semiconductors field.

 

 

Elettronica Analogica

6 CFU, III Anno, Corso di Laurea Triennale in ingegneria dell'innovazione

Obbiettivi del Modulo
Si tratta di un corso in elettronica analogica. Il corso ambisce a fornire i principi e gli strumenti per l’analisi e la progettazione di circuiti analogici elementari. Si tratta di un corso di base per i successivi corsi avanzati nell’area dell’elettronica. Alla fine del corso lo studente deve essere in grado di:
1) conoscere i pricinpi fisici alla base del funzionamento dei dispositivi elementari (diodi, transistor bipolari, e transistor MOS);
2)risolvere reti non lineari contenenti i diodi, ed analizzare il comportamento di tali reti in presenza di piccoli segnali;
3)calcolare il punto di lavoro, la risposta in frequenza, e i limiti di dinamica del segnale di circuiti contenenti transistor bipolari;
4) calcolare il punto di lavoro, la risposta in frequenza, e i limiti di dinamica del segnale di circuiti contenenti transistor MOS;
5) analizzare e progettare reti contenenti amplificatori operazionali.
Requisiti
Elementi di teoria dei circuiti.
Modalità d’esame
L’esame finale ( scritto) consiste in tre esercizi:
1. Il primo esercizio richiede di risolvere una rete non lineare contenete dei diodi. Allo studente è chiesto di individuare lo stato di funzionamento dei diodi  al variare di una variabile nel circuito (ad esempio una tensione di polarizzazione). Si può richiedere di tracciare l’andamento di una variabile di uscita (generalmente una tensione) e/o di disegnare l’andamento del transitorio in risposta ad uno stimolo sinusoidale, oppure di calcolare il guadagno di piccolo segnale.
Lo scopo è quello di verificare la capacità dello studente di analizzare reti non lineari contenenti diodi e di comunicare in maniera chiara quanto appreso.
2. Il secondo esercizio richiede il calcolo del punto di lavoro di un circuito contenente  transistor MOS o bipolari. In seguito è richiesto di calcolare il guadagno e di tracciare la risposta in frequenza, oppure di calcolare la dinamica del segnale.
 Lo scopo è quello di verificare la comprensione dello studente del funzionamento elettrico del transistor e delle tecniche di analisi circuitale (piccolo segnale, risposta in frequenza), nonché la capacità di esprimere in maniera chiara l’analisi del circuito.
3. Il terzo esercizio richiede la soluzione di un circuito contenente un amplificatore operazionale (opamp). In genere, nel primo punto dell’esercizio si richiede la soluzione della rete considerando l’opamp ideale. Nei punti successivi si richiede di analizzare lo stesso circuito considerando alcune non idealità dell’opamp, come guadagno finito o offset. Lo scopo è quello di verificare la capacità di analisi di circuiti contenenti opamp ideali, di comprensione dei limiti fisici degli opamp, nonché la padronanza dialettica dei concetti appresi.
Sito Internet di riferimento
http://microel_group.unisalento.it/

 

PROGRAMMA
Teoria
Richiami di teoria delle reti1,2

Il diodo a semiconduttore2,3
Comportamento a grandi e piccoli segnali. Circuiti con i diodi.

Il transistor bipolare2,4
Funzionamento del transistor bipolare. Polarizzazione. Circuito equivalente a piccolo segnale. Stadi di guadagno.

Il transistor MOS2,5
Funzionamento del transistor bipolare. Polarizzazione. Circuito equivalente a piccolo segnale. Stadi di guadagno. Confronto con il transistor bipolare.

L'amplificatore operazionale2,6
Definizione di amplificatore operazionale. La reazione negativa. Circuiti di guadagno ad anello chiuso con l'amplificatore operazionale.

Esercitazione
Analisi e sintesi di circuiti elettronici2,7,8
Testi consigliati
1. Sedra, Smith "Microelectronic Circuits" – Oxford University Press – 2004 pages 5-38
(http://microel_group.unisalento.it/)
2. Baschirotto, "Note del corso" (http://microel_group.unisalento.it/)
3. Sedra, Smith "Microelectronic Circuits" – Oxford University Press – 2004 pages 139-211
4. Sedra, Smith "Microelectronic Circuits" – Oxford University Press – 2004 pages 377-503
5. S. D’Amico “Chapter 4: The MOS transistor” (http://microel_group.unisalento.it/)
6. Sedra, Smith "Microelectronic Circuits" – Oxford University Press – 2004 pages 63-112
7. S. D’Amico “Esempi di esercizi d’esame e esercizi d’esame svolti” (http://microel_group.unisalento.it/)
8. Sedra, Smith "Microelectronic Circuits - Solutions " – Oxford University Press – 2004
(http://microel_group.unisalento.it/)

 

 

Microelectronic Design, 9 credits, MS Degree in Communication Engineering and Electronic Technologies.

 

Objectives of the course
Learning Outcomes
This is a course in microelectronic design; it is aimed at providing principles and tools to analyse and design analog circuits in CMOS integrated technology. After the course the student should be able to:
1) Describe the basic analog circuits (bandgap reference, current mirrors, differential couple, Miller opamp, class A and class AB output stages, etc…).
2) Evaluate the performance parameters and discuss complexity issues associated with different basic analog circuits.
3) Demonstrate circuit analysis capability of not standard circuits.
4) Understand the technology limits in circuit design.
5) Use the simulator to analyse performance of analog circuits.

Requirements
Analog Electronics
Exam arrangements
The final (oral) exam consists of two cascaded parts:
1. the first part is based on the discussion about a report on the assigned circuit. The circuit must be simulated at the calculator. The student is asked to learn using the simulator, to illustrate the circuit design, to evaluate the performance parameters, and to define the operation of each part of the circuit. it is aimed to verify to what extent the student has gained knowledge and understanding of the use of the circuit simulator and the circuit analysis.
2. the second part is on circuit analysis of one of the basic circuits studied during the course; it is aimed to determine to what extent the student  the circuit analysis capability, ability to identify and use data to formulate responses to well-defined problems,  problem solving abilities and the capacity integrate different concepts and tools.
Reference website
http://microel_group.unisalento.it/

 

 

PROGRAM
Theory
The MOS transistor1,2,3,4,5,6
-Description of the NMOS transistor
-Second order effects: velocity saturation of carriers and variation of the threshold voltage
-Noise in MOS device
-MOS transistor layout

Passive components1,7
-Integrated capacitors: implementation, accuracy and layout issue
- Integrated resistors: implementation, accuracy and layout issue

Analog switches1,8
-Analog switches implementation
-Charge injection and clock feedtrough

Bias circuits1,9,10
-CMOS current mirrors
-Current reference
-Voltage reference

Basic gain stages1,11
-Gain stages
-Output stages
-Level shifter
Exercitation
Analysis and design of circuit examples1

Laboratory
Design experiences by using the circuit simulator on12:
Transistor Behaviour:
Coarse MOS parameter extraction
MOS behaviour worst case variation
Channel length modulation effects
Low-voltage current mirror design
VTH dependence on MOS gate length (L)
VTH dependence on MOS gate width (W)
Velocity saturation effects
 Circuit design
 A Low-voltage bandgap
 A two-stage opamp
Testi consigliati
1. Baschirotto, "Slides del corso" (http://microel_group.unisalento.it/)
2. S. D’Amico “Chapter 4: The MOS transistor” (http://microel_group.unisalento.it/)
3. Johns & Martin “Analog Integrated circuits design”,  John Wiley and Sons, Inc.,  pages 7-45.
4. Johns & Martin “Analog Integrated circuits design”,  John Wiley and Sons, Inc.,  pages 102-107.
5. Johns & Martin “Analog Integrated circuits design”,  John Wiley and Sons, Inc.,  pages 116-130.
6. Johns & Martin “Analog Integrated circuits design”,  John Wiley and Sons, Inc.,  pages 187-226.
7. Johns & Martin “Analog Integrated circuits design”,  John Wiley and Sons, Inc.,  pages 108-115.
8. Johns & Martin “Analog Integrated circuits design”,  John Wiley and Sons, Inc.,  pages 401-451.
9. Johns & Martin “Analog Integrated circuits design”,  John Wiley and Sons, Inc.,  pages 131-175.
10. Gray, Hurst, Lewis, Mayer “Analysis and design of integrated circuits” Fourth edition, John Wiley and Sons, Inc. pages 299-332
11. Johns & Martin “Analog Integrated circuits design”,  John Wiley and Sons, Inc.,  pages 227-310.
12. A. Baschirotto, S. D’Amico "IDESA Advanced tutorial series" (http://microel_group.unisalento.it/)

 

 

Laboratory of Electronic Design and Prototyping, 6 credits, MS Degree in Communication Engineering and Electronic Technologies.

Advanced course in RF microelectronic design: introduction to the RF parameters (Noise Figure, Linearity, gain sensitivity etc. ), analysis of the main building blocks (LNA, Mixer, VCO, PLL). Prototyping and measurements of circuits.

Learning Outcomes
This is a course in RF Microelectronics; it is aimed at providing principles and tools to analyse and design analog front ends of wireless transceivers starting from the architecture down to each constitutive circuit block. After the course the student should be able to:
1) Describe difference kinds of transceiver architectures.
2) Evaluate the performance parameters and discuss complexity issues associated with different solutions.
3) Describe the functionality of each circuit block.
5) Give examples of  circuit solutions for each circuit block .
6) Analyse performance of circuit blocks for RF analog front ends.

Requirements
Analog Electronics
Exam arrangements
The final (oral) exam consists of two cascaded parts:
1. the first part is on the architecture analysis of transceiver; the student is asked to illustrate a transceiver architecture, to evaluate the performance parameters, and to define the operation of each circuit block. it is aimed to verify to what extent the student has gained knowledge and understanding of the selected topics of the course and if he is able to communicate about his understanding.
2. the second part is on circuit analysis of one of the circuit block studied during the course; it is aimed to determine to what extent the student  the circuit analysis capability, ability to identify and use data to formulate responses to well-defined problems,  problem solving abilities and the capacity integrate different concepts and tools.
Reference website
http://microel_group.unisalento.it/
 

Scarica curriculum vitae

Didattica

A.A. 2018/2019

ELECTRONICS FOR SIGNAL PROCESSING (ING-INF/01)

Corso di laurea COMMUNICATION ENGINEERING AND ELECTRONIC TECHNOLOGIES

Lingua FRANCESE

Crediti 6.0

Anno accademico di erogazione 2018/2019

Per immatricolati nel 2017/2018

Struttura DIPARTIMENTO DI INGEGNERIA DELL'INNOVAZIONE

Percorso PERCORSO COMUNE

ELETTRONICA ANALOGICA (C.I.) (ING-INF/01)

Corso di laurea INGEGNERIA DELL'INFORMAZIONE

Lingua ITALIANO

Crediti 6.0

Anno accademico di erogazione 2018/2019

Per immatricolati nel 2016/2017

Struttura DIPARTIMENTO DI INGEGNERIA DELL'INNOVAZIONE

Percorso PERCORSO COMUNE

MICROELECTRONIC DESIGN (ING-INF/01)

Corso di laurea COMMUNICATION ENGINEERING AND ELECTRONIC TECHNOLOGIES

Lingua INGLESE

Crediti 9.0

Anno accademico di erogazione 2018/2019

Per immatricolati nel 2017/2018

Struttura DIPARTIMENTO DI INGEGNERIA DELL'INNOVAZIONE

Percorso PERCORSO COMUNE

A.A. 2017/2018

ELETTRONICA ANALOGICA (C.I.) (ING-INF/01)

Corso di laurea INGEGNERIA DELL'INFORMAZIONE

Lingua ITALIANO

Crediti 6.0

Anno accademico di erogazione 2017/2018

Per immatricolati nel 2015/2016

Struttura DIPARTIMENTO DI INGEGNERIA DELL'INNOVAZIONE

Percorso PERCORSO COMUNE

LABORATORY OF ELECTRONIC DESIGN AND PROTOTYPING (ING-INF/01)

Corso di laurea COMMUNICATION ENGINEERING AND ELECTRONIC TECHNOLOGIES

Lingua INGLESE

Crediti 6.0

Anno accademico di erogazione 2017/2018

Per immatricolati nel 2016/2017

Struttura DIPARTIMENTO DI INGEGNERIA DELL'INNOVAZIONE

Percorso PERCORSO COMUNE

MICROELECTRONIC DESIGN (ING-INF/01)

Corso di laurea COMMUNICATION ENGINEERING AND ELECTRONIC TECHNOLOGIES

Lingua INGLESE

Crediti 9.0

Anno accademico di erogazione 2017/2018

Per immatricolati nel 2016/2017

Struttura DIPARTIMENTO DI INGEGNERIA DELL'INNOVAZIONE

Percorso PERCORSO COMUNE

A.A. 2016/2017

ELECTRONICS AND PHOTONICS DEVICES (ING-INF/01)

Corso di laurea COMMUNICATION ENGINEERING AND ELECTRONIC TECHNOLOGIES

Crediti 6.0

Anno accademico di erogazione 2016/2017

Per immatricolati nel 2016/2017

Struttura DIPARTIMENTO DI INGEGNERIA DELL'INNOVAZIONE

Percorso PERCORSO COMUNE

ELECTRONICS AND PHOTONICS DEVICES (ING-INF/01)

Corso di laurea COMMUNICATION ENGINEERING

Crediti 6.0

Anno accademico di erogazione 2016/2017

Per immatricolati nel 2015/2016

Struttura DIPARTIMENTO DI INGEGNERIA DELL'INNOVAZIONE

Percorso PERCORSO COMUNE

ELETTRONICA ANALOGICA (C.I.) (ING-INF/01)

Corso di laurea INGEGNERIA DELL'INFORMAZIONE

Crediti 6.0

Anno accademico di erogazione 2016/2017

Per immatricolati nel 2014/2015

Struttura DIPARTIMENTO DI INGEGNERIA DELL'INNOVAZIONE

Percorso PERCORSO COMUNE

ELETTRONICA DIGITALE (C.I.) (ING-INF/01)

Corso di laurea INGEGNERIA DELL'INFORMAZIONE

Crediti 6.0

Anno accademico di erogazione 2016/2017

Per immatricolati nel 2014/2015

Struttura DIPARTIMENTO DI INGEGNERIA DELL'INNOVAZIONE

Percorso PERCORSO COMUNE

A.A. 2015/2016

ELETTRONICA ANALOGICA (C.I.) (ING-INF/01)

Corso di laurea INGEGNERIA DELL'INFORMAZIONE

Crediti 6.0

Anno accademico di erogazione 2015/2016

Per immatricolati nel 2013/2014

Struttura DIPARTIMENTO DI INGEGNERIA DELL'INNOVAZIONE

Percorso PERCORSO COMUNE

MICROELECTRONIC DESIGN (ING-INF/01)

Corso di laurea COMMUNICATION ENGINEERING

Crediti 9.0

Anno accademico di erogazione 2015/2016

Per immatricolati nel 2014/2015

Struttura DIPARTIMENTO DI INGEGNERIA DELL'INNOVAZIONE

Percorso PERCORSO COMUNE

RF MICROELECTRONICS (ING-INF/01)

Corso di laurea COMMUNICATION ENGINEERING

Crediti 9.0

Anno accademico di erogazione 2015/2016

Per immatricolati nel 2015/2016

Struttura DIPARTIMENTO DI INGEGNERIA DELL'INNOVAZIONE

Percorso PERCORSO COMUNE

A.A. 2014/2015

RF MICROELECTRONICS (ING-INF/01)

Corso di laurea COMMUNICATION ENGINEERING

Crediti 9.0

Anno accademico di erogazione 2014/2015

Per immatricolati nel 2014/2015

Struttura DIPARTIMENTO DI INGEGNERIA DELL'INNOVAZIONE

Percorso PERCORSO COMUNE

A.A. 2013/2014

RF MICROELECTRONICS (ING-INF/01)

Corso di laurea COMMUNICATION ENGINEERING

Crediti 9.0

Anno accademico di erogazione 2013/2014

Per immatricolati nel 2013/2014

Struttura DIPARTIMENTO DI INGEGNERIA DELL'INNOVAZIONE

Percorso PERCORSO COMUNE

Torna all'elenco
ELECTRONICS FOR SIGNAL PROCESSING (ING-INF/01)

Corso di laurea COMMUNICATION ENGINEERING AND ELECTRONIC TECHNOLOGIES

Settore Scientifico Disciplinare ING-INF/01

Anno accademico 2017/2018

Anno accademico di erogazione 2018/2019

Anno 2

Semestre Secondo Semestre (dal 04/03/2019 al 04/06/2019)

Lingua INGLESE

Percorso PERCORSO COMUNE (999)

ELECTRONICS FOR SIGNAL PROCESSING (ING-INF/01)
ELETTRONICA ANALOGICA (C.I.) (ING-INF/01)

Corso di laurea INGEGNERIA DELL'INFORMAZIONE

Settore Scientifico Disciplinare ING-INF/01

Anno accademico 2016/2017

Anno accademico di erogazione 2018/2019

Anno 3

Lingua ITALIANO

Percorso PERCORSO COMUNE (999)

ELETTRONICA ANALOGICA (C.I.) (ING-INF/01)
MICROELECTRONIC DESIGN (ING-INF/01)

Corso di laurea COMMUNICATION ENGINEERING AND ELECTRONIC TECHNOLOGIES

Settore Scientifico Disciplinare ING-INF/01

Anno accademico 2017/2018

Anno accademico di erogazione 2018/2019

Anno 2

Semestre Primo Semestre (dal 24/09/2018 al 21/12/2018)

Lingua INGLESE

Percorso PERCORSO COMUNE (999)

MICROELECTRONIC DESIGN (ING-INF/01)
ELETTRONICA ANALOGICA (C.I.) (ING-INF/01)

Corso di laurea INGEGNERIA DELL'INFORMAZIONE

Settore Scientifico Disciplinare ING-INF/01

Anno accademico 2015/2016

Anno accademico di erogazione 2017/2018

Anno 3

Semestre Primo Semestre (dal 25/09/2017 al 22/12/2017)

Lingua ITALIANO

Percorso PERCORSO COMUNE (999)

ELETTRONICA ANALOGICA (C.I.) (ING-INF/01)
LABORATORY OF ELECTRONIC DESIGN AND PROTOTYPING (ING-INF/01)

Corso di laurea COMMUNICATION ENGINEERING AND ELECTRONIC TECHNOLOGIES

Settore Scientifico Disciplinare ING-INF/01

Anno accademico 2016/2017

Anno accademico di erogazione 2017/2018

Anno 2

Semestre Secondo Semestre (dal 01/03/2018 al 01/06/2018)

Lingua INGLESE

Percorso PERCORSO COMUNE (999)

LABORATORY OF ELECTRONIC DESIGN AND PROTOTYPING (ING-INF/01)
MICROELECTRONIC DESIGN (ING-INF/01)

Corso di laurea COMMUNICATION ENGINEERING AND ELECTRONIC TECHNOLOGIES

Settore Scientifico Disciplinare ING-INF/01

Anno accademico 2016/2017

Anno accademico di erogazione 2017/2018

Anno 2

Semestre Primo Semestre (dal 25/09/2017 al 22/12/2017)

Lingua INGLESE

Percorso PERCORSO COMUNE (999)

MICROELECTRONIC DESIGN (ING-INF/01)
ELECTRONICS AND PHOTONICS DEVICES (ING-INF/01)

Corso di laurea COMMUNICATION ENGINEERING AND ELECTRONIC TECHNOLOGIES

Settore Scientifico Disciplinare ING-INF/01

Anno accademico 2016/2017

Anno accademico di erogazione 2016/2017

Anno 1

Semestre Primo Semestre (dal 26/09/2016 al 22/12/2016)

Lingua INGLESE

Percorso PERCORSO COMUNE (999)

ELECTRONICS AND PHOTONICS DEVICES (ING-INF/01)
ELECTRONICS AND PHOTONICS DEVICES (ING-INF/01)

Corso di laurea COMMUNICATION ENGINEERING

Settore Scientifico Disciplinare ING-INF/01

Anno accademico 2015/2016

Anno accademico di erogazione 2016/2017

Anno 2

Semestre Primo Semestre (dal 26/09/2016 al 22/12/2016)

Lingua INGLESE

Percorso PERCORSO COMUNE (999)

ELECTRONICS AND PHOTONICS DEVICES (ING-INF/01)
ELETTRONICA ANALOGICA (C.I.) (ING-INF/01)

Corso di laurea INGEGNERIA DELL'INFORMAZIONE

Settore Scientifico Disciplinare ING-INF/01

Anno accademico 2014/2015

Anno accademico di erogazione 2016/2017

Anno 3

Semestre Primo Semestre (dal 26/09/2016 al 22/12/2016)

Lingua ITALIANO

Percorso PERCORSO COMUNE (999)

ELETTRONICA ANALOGICA (C.I.) (ING-INF/01)
ELETTRONICA DIGITALE (C.I.) (ING-INF/01)

Corso di laurea INGEGNERIA DELL'INFORMAZIONE

Settore Scientifico Disciplinare ING-INF/01

Anno accademico 2014/2015

Anno accademico di erogazione 2016/2017

Anno 3

Semestre Primo Semestre (dal 26/09/2016 al 22/12/2016)

Lingua ITALIANO

Percorso PERCORSO COMUNE (999)

ELETTRONICA DIGITALE (C.I.) (ING-INF/01)
ELETTRONICA ANALOGICA (C.I.) (ING-INF/01)

Corso di laurea INGEGNERIA DELL'INFORMAZIONE

Settore Scientifico Disciplinare ING-INF/01

Anno accademico 2013/2014

Anno accademico di erogazione 2015/2016

Anno 3

Semestre Primo Semestre (dal 21/09/2015 al 18/12/2015)

Lingua ITALIANO

Percorso PERCORSO COMUNE (999)

ELETTRONICA ANALOGICA (C.I.) (ING-INF/01)
MICROELECTRONIC DESIGN (ING-INF/01)

Corso di laurea COMMUNICATION ENGINEERING

Settore Scientifico Disciplinare ING-INF/01

Anno accademico 2014/2015

Anno accademico di erogazione 2015/2016

Anno 2

Semestre Secondo Semestre (dal 29/02/2016 al 03/06/2016)

Lingua INGLESE

Percorso PERCORSO COMUNE (999)

MICROELECTRONIC DESIGN (ING-INF/01)
RF MICROELECTRONICS (ING-INF/01)

Corso di laurea COMMUNICATION ENGINEERING

Settore Scientifico Disciplinare ING-INF/01

Anno accademico 2015/2016

Anno accademico di erogazione 2015/2016

Anno 1

Semestre Secondo Semestre (dal 29/02/2016 al 03/06/2016)

Lingua INGLESE

Percorso PERCORSO COMUNE (999)

RF MICROELECTRONICS (ING-INF/01)
RF MICROELECTRONICS (ING-INF/01)

Corso di laurea COMMUNICATION ENGINEERING

Settore Scientifico Disciplinare ING-INF/01

Anno accademico 2014/2015

Anno accademico di erogazione 2014/2015

Anno 1

Semestre Secondo Semestre (dal 02/03/2015 al 06/06/2015)

Lingua INGLESE

Percorso PERCORSO COMUNE (999)

RF MICROELECTRONICS (ING-INF/01)
RF MICROELECTRONICS (ING-INF/01)

Corso di laurea COMMUNICATION ENGINEERING

Settore Scientifico Disciplinare ING-INF/01

Anno accademico 2013/2014

Anno accademico di erogazione 2013/2014

Anno 1

Semestre Secondo Semestre (dal 03/03/2014 al 31/05/2014)

Lingua INGLESE

Percorso PERCORSO COMUNE (999)

RF MICROELECTRONICS (ING-INF/01)

Pubblicazioni

 

Here, only journal papers are reported. The complete pubbliction list is in the attached file.

  1. S. D’Amico and A. Baschirotto “A compact High-Frequency Low-Power Continuous-Time Gm-C Biquad Cell” IEE Electronics Letters, 29th May 2003, vol. 39, no. 11, pages 821-822 (DOI:10.1049/el:20030537).

  2. G. Maruccio, P. Visconti, V. Arima, S. D’Amico, Adriana Biasco, E. D’Amone, R. Cingolani and R. Rinaldi “Field Effect Transistor based on a modified DNA base” Nanoletters, pages 479-483, vol. 3, no.4, April 2003 (DOI: 10.1021/nl034046c).

  3. G. Maruccio, P. Visconti, S. D’Amico, E. D’Amone, R. Rinaldi, R. Cingolani “Planar nanotips as probes for transport experiments in molecules” Microelectronic Engineering, pages 838-844, vol.67-68, 2003 (DOI: 10.1016/S0167-9317(03)00145-X).

  4. S. D’Amico, G. Maruccio, P. Visconti, E. D’Amone, R. Cingolani and R. Rinaldi; S. Masiero, G.P. Spada and G. Gottarelli “Transistors based on the Guanosine Molecule (a DNA base)” Microelectronics Journal, pages 961-963, vol. 34, no. 10, October 2003 (DOI: 10.1016/S0026-2692(03)00197-6).

  5. S. D’Amico, G. Maruccio, P. Visconti, E. D’Amone, A. Bramanti, R. Cingolani, R. Rinaldi “Ambipolar transistors based on azurin proteins” IEE Proceedings on Nanobiotechnology, pages 173-175, vol. 151, no. 5, October 2005 (DOI: 10.1049/ip-nbt:20041032).

  6. Stefano D’Amico, A. Baschirotto “Active-Gm-RC continuous-time biquadratic cells” Analog Integrated Circuits and Signal Processing, November 2005, vol. 45, no. 3, pages 281-294 (DOI: 10.1007/s10470-005-4956-9).

  7. S. D’Amico, V. Giannini and A. Baschirotto “A Low-Power Reconfigurable Analog Filter for UMTS/WLAN Receivers” Analog Integrated Circuits and Signal Processing, January 2006, vol. 46, no. 1, pages 65-72 (DOI: 10.1007/s10470-005-4586-2).

  8. S. D’Amico, V. Giannini and A. Baschirotto “A 4th-order Active-Gm-RC reconfigurable (UMTS/WLAN) filter” IEEE Journal of Solid-State Circuits, pages 1630-1636, vol. 46, no.1, July 2006 (DOI: 10.1109/JSSC.2006.873676).

  9. N. Ghittori, A. Vigna, P. Malcovati, S. D’Amico, and A. Baschirotto “1.2-V Low-Power Multi-Mode DAC+Filter Blocks for Reconfigurable (WLAN/UMTS, WLAN/Bluetooth) Transmitters” IEEE Journal of Solid-State Circuits, pages 1970-1982 , vol. 41, no. 9, September 2006 (DOI: 10.1109/JSSC.2006.880602).

  10. N. Ghittori, A. Vigna, P. Malcovati, S. D’Amico, A. Baschirotto “A 1.2V, 30.4dBm OIP3 Reconfigurable Analog Baseband Channel for UMTS/WLAN Transmitters” IEEE Transactions on Circuits and Systems I, pages 2125-2130 vol. 53, no. 10, October 2006 (DOI: 10.1109/TCSI.2006.883174).

  11. S. D’Amico, M. Conta and A. Baschirotto A 4.1-mW 10-MHz Fourth-Order Source-Follower-Based Continuous-Time filter with 79dB DR“ IEEE Journal of Solid-State Circuits, pages 2713-2719, vol. 41 no. 12, December 2006 (DOI: 10.1109/JSSC.2006.884191).

  12. Bramanti, G. Maruccio, P. Visconti, S. D’Amico, R. Cingolani, R. Rinaldi “Field Emission Breakdown and Electromigration in Insulated Planar Nanoscopic Contacts” IEEE Transactions on Electron Devices, pages 2958-2964, vol. 53, no. 12, December 2006 (DOI:10.1109/TED.2006.885659).

  13. F. Corsi, G. Matarrese, C. Marzocca, A. Dragone, A. Baschirotto, S. D'Amico “Tuning of high-speed telecommunication filters, via I/O cross-correlation evaluation”, IEEE Transactions on Circuits and Systems I, pages 329-337, vol. 54, no. 2, February 2007 (DOI: 10.1109/TCSI.2006.886005).

  14. J. Ryckaert, M. Verhelst, M. Badaroglu, S. D'Amico, V. De Heyn, C. Desset, P. Nuzzo, B. Van Poucke, P. Wambacq, A. Baschirotto, W. Dehaene, G. Van der Plas “A CMOS Ultra-Wideband Receiver for Low Data-Rate Communication” IEEE Journal of Solid-State Circuits, pages 2515 - 2527, vol. 42. no. 11, November 2007 (DOI: 10.1109/JSSC.2007.907195).

  15. V. Giannini, J. Craninckx, J. Compiet, B. Come, S. D’Amico, A. Baschirotto ”Flexible baseband analog circuits for Software-Defined Radio Front-Ends” IEEE Journal of Solid-State Circuits, pages 1501-1511, vol. 42, no. 7, July 2007 (DOI: 10.1109/JSSC.2007.899103).

  16. S. D’Amico, A. Baschirotto, M. De Matteis, N. Ghittori, A. Vigna, P. Malcovati “A CMOS 5 nV√ Hz 74-dB-Gain-Range 82-dB-DR Multistandard Baseband Chain for Bluetooth, UMTS, and WLAN” IEEE Journal of Solid-State Circuits, pages 1534-1541, vol. 43, no. 7, July 2008 (DOI: 10.1109/JSSC.2008.922378).

  17. S. D’Amico, M. De Matteis, A. Baschirotto “A 6.4 mW, 4.9 nV/√Hz, 24 dBm IIP3 VGA for a multi-standard (WLAN, UMTS, and Bluetooth) receiver” Analog Integrated Circuits and Signal Processing, vol. 61, no. 1 pages 1-7, October 2009 (DOI: 10.1007/s10470-008-9269-3).

  18. N. Ghittori, A. Vigna, P. Malcovati, S. D’Amico, A. Baschirotto “An IEEE 802.11 and 802.16 WLAN Wireless Transmitter Baseband Architecture with a 1.2-V, 600-MS/s, 2.4-mW DAC”, Analog Integrated Circuits and Signal Processing, pages 231-242, vol. 59, no. 3, June 2009 (DOI: 10.1007/s10470-008-9262-x).

  19. M. De Matteis, S. D'Amico, A. Baschirotto “A 0.55 V 60 dB-DR Fourth-Order Analog Baseband Filter” Journal of Solid-State Circuits, pages 2525-2534, vol. 44, no. 9, September 2009 (DOI: 10.1109/JSSC.2009.2024801).

  20. A. Baschirotto, G. Chiodini, P. Creti, S. D'Amico, M. De Matteis, F. Grancagnolo, M. Panareo, S. Spagnolo, G. Tassielli ”Cluster counting drift chamber as high precision tracker for ILC experiments” Nuclear Instruments& Methods in Physycs Reasearch. Section A, Accellerators, Spectrometers, Detectors, and Associated Equipments, vol. 598, issue 1, 1 January 2009, pages 98-101 (DOI: 10.1016/j.nima.2008.08.073).

  21. S. D’Amico , G. Cocciolo, M. De Matteis, A. Baschirotto “A 6.9 mA 5 bits 90nm 1GS/s ADC without calibration for UWB application” Microelectronics Journal vol. 42, no. 2, pages 325–329, February 2011 (DOI: 10.1016/j.mejo.2010.11.006).

  22. M. De Blasi, P. Delizia, S. D’Amico, A. Baschirotto “A 16 bit 20 kHz bandwidth discrete-time RD modulator with VCO-based quantizer” Analog Integrated Circuits and Signal Processing, June 2011 pages 1-9 (DOI: 10.1007/s10470-011-9664-z).

  23. S. D'Amico,M.DeBlasi,M.DeMatteis,A.Baschirotto"A255MHzProgrammableGainAmplifierandLow-PassFilterforUltraLowPowerImpulse-RadioUWB Receivers” IEEE Transactions on Circuits and Systems I: Regular Papers, vol. 59, issue 2, February 2012, pages: 337 – 345 (DOI: 10.1109/TCSI.2011.2163886).

  24. P. Visconti, S. D'Amico, A. Baschirotto, D. Romanello, P. Costantini, V. Ventura, G. Cavalera "Bidirectional communication system on power line integrated on electronic board for driving of LED and HID lamps" Advances in Power Eletcronics, vol. 2012, Article ID 872383, 10 pages (DOI:10.1155/2012/872383).

  25. V. Chironi, B. Debaillie, S. D’Amico, A. Baschirotto, J. Craninckx, M. Ingels “A Digitally Modulated Class-E Polar Amplifier in 90nm CMOS” IEEE Transactions on Circuits and Systems I: Regular Papers, vol. 60, no. 4, April 2013, pages 918-925 (DOI: 10.1109/TCSI.2012.2215398).

  26. Y. Chen, P.I. Mak, S. D’Amico, L. Zhang, H. Qian, Y. Wang “A Single-Branch Third-Order Pole–Zero Low-Pass Filter With 0.014-mm2 Die Size and 0.8-kHz (1.25-nW) to 0.94-GHz (3.99-mW) Bandwidth–Power Scalability” IEEE Transactions on Circuits and Systems—II: Express Briefs, vol. 60, no. 11, November 2013 pages 761-765 (DOI: 10.1109/TCSII.2013.2281717).

  27. S. D'Amico, G. Cocciolo, A. Spagnolo, M. De Matteis, A. Baschirotto “A 7.65-mW 5-bit 90-nm 1-Gs/s Folded Interpolated ADC Without Calibration” IEEE Transactions on Instrumentation and Measurement, February 2014, vol. 23, no. 2, pages 295-303 (DOI: 10.1109/TIM.2013.2278998).

  28. A. Donno, S. D'Amico, M. De Matteis, A. Baschirotto “A 10-b 50-MSPS Low Power Pipeline ADC for Ultra-High Energy Cosmic Rays Detection” IEEE Transactions on Nuclear Science, vol. 61, no. 21, February 2014, pages 568-573 (DOI: 10.1109/TNS.2013.2292521).

  29. A. Coluccia, V. Chironi, S. D’Amico “Non-idealities Compensation in Full-Digital Receivers with Application to Ultra-Wide Band” Wireless Personnel Communication, Springer; April 2014 (DOI 10.1007/s11277-014-1777-0).

  30. A. Baschirotto, M. De Matteis, A. Pezzotta, S. D’Amico “Continuous-time analog filter in CMOS nanoscale era” Journal of Instrumentation, IOP Publishing Ltd and Sissa Medialab srl, vol. 9, issue 4, April 2014 (DOI: 10.1088/1748-0221/9/04/C04008).

  31. A. Spagnolo, B. Verbruggen, P. Wambacq, S. D’Amico “A 4.1mW 3.5GS/s 6b Time Interleaved ADC in 40nm CMOS” IEEE Transactions on Circuits and Systems II: Express Briefs, , vol. 61, no. 7, July 2014, pages 466 -470 (DOI: 10.1109/TCSII.2014.2327340).

  32. S. D'Amico, A. Spagnolo, A. Donno, V. Chironi, P. Wambacq, A. Baschirotto "A Low-Power Analog Baseband Section for 60-GHz Receivers in 90-nm CMOS” IEEE Transaction on Microwave Theory and Techniques, 2014, Volume: 62, Issue:8, Pages:1724-1735 (DOI: 10.1109/TMTT.2014.2332877).

  33. M. Pasca, S. D’Amico, A. Baschirotto “A 0.23μW, 96 mV Input Voltage DC-DC Converter for Body Sensor Nodes” IEEE Sensors Journal, Volume 15, Issue 10, 1 October 2015, Pages 5677-5682 (DOI: 10.1109/JSEN.2015.2442174).

  34. M. De Matteis, A. Pezzotta, S. D'Amico, A. Baschirotto, “A 33 MHz 70 dB-SNR super-source-follower-based low-pass analog filter” IEEE Journal of Solid-State Circuits, volume 50, Issue 7, 1 July 2015, Pages 1516-1524 (DOI: 10.1109/JSSC.2015.2411626).

  35. C. Veri, L. Francioso, M. Pasca, C. De Pascali, P. Siciliano, S. D'Amico “An 80mV Startup Voltage Fully Electrical DC-DC Converter for Flexible Thermoelectrical Generators” IEEE Sensors Journal, Volume 16, Issue 8, 15 April 2016, Pages 2735-2745 (DOI:10.1109/JSEN.2016.2520982)

  36. R. Colella, M. Pasca, L. Catarinucci, L. Tarricone, S. D'Amico “High-Sensitivity CMOS RF-DC Converter in HF RFID Band” IEEE Microwave and Wireless Components Letters, Volume 26, Issue 9, September 2016, Pages 732-734 (DOI: 10.1109/LMWC.2016.2597212).

  37. M. De Matteis, A. Pezzotta, A. Pipino, A. Baschirotto, S. D'Amico “21.5 dBm-IIP3 22.5 MHz fourth-order follow-the- Leader-feedback analogue filter” IEE Electronics Letters, Volume 52, Issue 13, 23 June 2016, Pages 1100-1102 (DOI: 10.1049/el.2016.0800).

  38. M. Pasca, R. Colella, L. Catarinucci, L. Tarricone, S. D'Amico, A. Baschirotto “UHF front-end feeding RFID-based body sensor networks by exploiting the reader signal” Radio Science, Volume 51, Issue 5, 1 May 2016, Pages 481-489 (Invited Paper) (DOI: 10.1002/2016RS006016).

  39. S. D’Amico et al. (Auger Collaboration) “Azimuthal asymmetry in the risetime of the surface detector signals of the Pierre Auger Observatory” Physical Review D - Particles, Fields, Gravitation and Cosmology, Volume 93, Issue 7, 7 April 2016 page 1-15 (DOI: 10.1103/PhysRevD.93.072006)

  40. S. D’Amico et al. (Auger Collaboration) “Search for correlations between the arrival directions of IceCube neutrino events and ultrahigh-energy cosmic rays detected by the Pierre Auger Observatory and the Telescope Array” Journal of Cosmology and Astroparticle Physics Volume 2016, Issue 1, 20 January 2016 (DOI: 10.1088/1475-7516/2016/01/037).

  41. S. D’Amico, A. Donno, M. Conta, A. Baschirotto “A 6.1 mW 7.5–10.6 GHz PLL-based frequency synthesizer for IEEE 802.15.4a UWB transceivers” Analog Integrated Circuits and Signal Processing Volume 88, Issue 3, 1 September 2016, Pages 383-389 (DOI: 10.1007/s10470-016-0758-5).

  42. R. Colella, M. Pasca, L. Catarinucci, L. Tarricone, S. D'Amico “RF-DC converter for HF RFID sensing applications powered by a near-field loop antenna” Radio Science Volume 51, Issue 7, 1 July 2016, Pages 942-950 (Invited Paper) (DOI: 10.1002/2016RS006017).

  43. M. De Matteis, F. Resta, A. Pipino, S. D'Amico, A. Baschirotto “A 28.8MHz 23dBm-IIP3 3.2mW Sallen-Key 4th-Order Filter with Out-of-Band Zeros Cancellation” IEEE Transactions on Circuits and Systems II: Express Briefs, Year: 2016, Pages: 1 - 5 (DOI: 10.1109/TCSII.2016.2619068).

  44. S. D’Amico et al. (Auger Collaboration) “Search for ultrarelativistic magnetic monopoles with the Pierre Auger Observatory” Physical Review D Volume 94, Issue 8, 3 October 2016, pages 1-12 (DOI: 10.1103/PhysRevD.94.082002)

  45. S. D’Amico et al. (Auger Collaboration) “Evidence for a mixed mass composition at the `ankle' in the cosmic-ray spectrum” Physics Letters, Section B: Nuclear, Elementary Particle and High-Energy Physics, Volume 762, 10 November 2016, Pages 288-295 1-16 (DOI: 10.1016/j.physletb.2016.09.039)

  46. S. D’Amico et al. (Auger Collaboration) “Testing Hadronic Interactions at Ultrahigh Energies with Air Showers Measured by the Pierre Auger Observatory” Physical Review Letters 117, 192001, 31 October 2016 (DOI:10.1103/PhysRevLett.117.192001)

  47. M. De Matteis, A. Donno, S. D’Amico, A. Baschirotto “A 0.9V 3rd-Order 132MHz Single-OPAMP Analog Filter in 28nm CMOS” IEE Electronics Letters, pages 1-2 11 November 2016 (DOI: 10.1049/el.2016.3273)

 

Scarica pubblicazioni

Temi di ricerca

 

Prof. Stefano D’Amico’s research activity includes the design and characterization of devices and analog integrated circuits with particular attention to the base-band circuits for telecommunications. In this field, he acquired both theoretical knowledge in the techniques of analog signal processing, and experimental expertise in the implementation and characterization of integrated circuits. A good knowledge of integrated technologies, in particular CMOS, is inherent to the previously described activities. Prof. Stefano D’Amico has gained experience by designing and measuring more than 40 integrated circuits in CMOS technology. The publications production consists of more than 140 papers in journals and proceedings of international conferences, 4 industrial patents, 8 books chapters. Stefano D’Amico’s H-index is 18, while the total number of citations is 1090 (on 6th of April 2017, source: https://www.scopus.com).